|
A1自制 EPROM擦除器 & h8 o# O5 E( o6 c
94DIY单片机看门狗 95X25045在舞台灯光换色器设计中的应用
% {7 t2 I( {' n! I" Z* e( y2 d# P96单片机控制的数字触发器 97pic芯片的protel原理图库
& g4 U* }7 }! h* N! P3 T98P87C591单片机编程时序 9951LPC系列OTP单片机烧写时序
6 \7 v% O, [( ^4 g. e* z100串行接口16键 键盘控制接口芯片sk5278中文资料 200Atmel 常用芯片资料
7 w. d: T$ J# u6 Y' q: K+ h101通用单片机试验板原理图1 201由89C2051构成的电子时钟 / x9 O" x7 X1 J6 y! O7 I
102通用单片机试验板原理图2 202性能优良的循环定时器电路 3 ^4 X0 i) \5 ^3 |6 n" Y2 X9 O
http://218.7.17.204/mcu1/2/98ps591.pdf; Q0 H' v2 m ~) H8 R
http://218.7.17.204/mcu1/2/99ps764.zip) w+ k* g& o* i+ I; D- w
http://218.7.17.204/mcu1/2/100sk5278.pdf- B1 e0 O( d2 Y T6 T
http://218.7.17.204/mcu1/2/101.pdf9 Y2 c/ V! }" c
http://218.7.17.204/mcu1/2/103.rar* w0 _) n5 Y: s5 z* y: u& ~+ Z* y
http://218.7.17.204/mcu1/2/203rili.zip1 J* J2 x: \) X0 x+ W( i
http://218.7.17.204/mcu1/2/104max3100.pdf" G- |4 X' L k' r' \1 x' [" F
http://218.7.17.204/mcu1/2/2041414.zip }* P( K T$ n( ]2 v' j: E( j& ]9 H
http://218.7.17.204/mcu1/2/2051212.zip# B0 M4 L" k: ~; I7 o- e+ n2 C
http://218.7.17.204/mcu1/2/206hc373.zip
$ |4 q- y* H, ^6 |: {' ]! }7 t
) _! S/ R' b# P @GAL入门多媒体教程 绝对精品!
' ]) p. E: {% Y/ w" ?) n98max+plus2 baseline10.0 安装软件 43M , q/ ?* |8 j2 g6 {7 T6 \' v
99MAX+Plus baseline V10.1 pld设计软件,含安装软件和license文件。(48M) 2 \8 Y) \& J$ Z+ ~
100最新版本 MAX+PLUS II V10.2可编程逻辑器件工具软件Basline(50M)下载
* I' W2 M6 t0 t101MAX+PLUS II 入门到精通的最佳学习资料(书)下载>>MAX+PLUS II 快速入门
; |, w2 ]7 g% c4 i% X' @102PLD设计技巧>>消除组合逻辑产生的毛刺
* R) w# v% X6 K1 H103PLD设计技巧>>采用同步电路设计
# {: l$ c! T) N8 w! n0 G* e v* P104PLD设计技巧>>提高FLEX器件的系统速度
- Y$ D6 e' |4 k105PLD设计技巧>>如何处理内部三态电路 3 n. r' M v0 H! @1 c
106PLD设计技巧>>多时钟系统设计 0 L/ @& x4 v2 N; \7 T
107PLD设计技巧>>用单片机配置FPGA # f' ]' O0 Y0 a
108PLD设计技巧>>如何处理建立/保持时间 , W+ D. t" D3 B
109MAX+Plus 10.12升级补丁 . T/ y9 {, V& l6 y3 I( o& p
110ATF1508 5000门的cpld,可以代换EPM7128SLC84 ; z% \0 @. k/ E9 j P
111Xilinx FPGA(CPLD) 下载电缆 原理图 : t+ Q1 U( f u" o5 @5 T! t
112Altera MAX+plus baseline 10.0 的license文件 将该license.dat文件下载到你的max+plus baseline的安装目录里。然后打开你的baseline的应用程序,在菜单的options的license setup ,进行设置。 5 {( B" i0 u7 H
113altera FPGA 下载线 1 i2 ?; J3 i+ t. E
115Synplicity:VHDL/VerilogHDL综合软件,生成.edf文件后可调入任何PLD开发平台进行布线,仿真,下载
6 t6 |6 \: x; ^+ h* k N3 _: O116FPGAexpress:VHDL/VerilogHDL综合软件
$ x/ ^/ H# Q' }! U2 t: H117StateCAD:一种状态机设计软件,通过画框图即可自动生成VHDL,VerilogHDL,或AHDL源代码文件
) j! H3 F& ]% T1 M8 {118ActiveHDL:一套不错的VHDL/VerilogHDL仿真软件 . M6 z" l, S4 F1 I1 l* K
119altera M7000系列的FPGA资料
( z# V9 b; \7 _$ jhttp://218.7.17.204/VCDg/galjc.rar. r6 C ]3 u1 L' F" K# H
http://218.7.17.204/PLD/1/98baseline10_0.exe
. a0 J, c1 \ i* s# uhttp://218.7.17.204/PLD/1/99baseline10_1.zip
' x$ X. Z7 p3 `" w" Zftp://ftp.altera.com/outgoing/release/baseline10_2.exe1 u9 T. J$ O4 T+ b" z
http://218.7.17.204/PLD/1/101.zip0 Z9 G- d6 i: K6 Q0 I+ a8 l
http://218.7.17.204/PLD/1/102.zip
6 K1 L& y/ P4 n5 O( Z9 bhttp://218.7.17.204/PLD/1/103.zip
, I- A* b# F" R% Mhttp://218.7.17.204/PLD/1/104.zip: x2 s1 ~4 l7 k) n
http://218.7.17.204/PLD/1/105.zip, N8 j7 L( F9 b( c: }
http://218.7.17.204/PLD/1/106.zip: V; v6 U0 I8 w: t. i! z% Y8 B$ g1 a
http://218.7.17.204/PLD/1/107.zip/ p7 e! r' f$ { J- Y0 k+ n2 C; k
http://218.7.17.204/PLD/1/108.zip. K( k0 t! |$ K1 a: K0 M s, n5 ]
http://218.7.17.204/PLD/1/109maxplus.zip+ p' l% b# e+ P4 \/ A
http://218.7.17.204/PLD/1/110atf1508.pdf1 u# R+ \) x+ a
http://218.7.17.204/PLD/1/111cable.pdf$ t+ L J* k+ D
http://218.7.17.204/PLD/1/113bitblaster.pdf- N5 {! F. ?' K5 a
http://218.7.17.204/PLD/1/115.rar
- n- i J5 p! C; W+ S8 Whttp://218.7.17.204/PLD/1/116fe30-crkn.zip4 ~ w! c+ |+ M7 R* P& U- ^
http://218.7.17.204/PLD/1/117statecad.zip% u: i" i+ R) H
http://218.7.17.204/PLD/1/118aldec41.zip# s4 v1 j: x( o0 {! q+ s- V
http://218.7.17.204/PLD/1/119m7000.pdf
6 s0 ^* n P* a& n0 `& `: I+ T解压密码http://pp51.com(蓝色部分) 或http://pp51.com/(蓝色部分) 或www.pp51.com+ f) z3 g# T. M# K7 k+ A/ a
4 S' ?, P: E& r1 M2 I
) G! t8 O8 c. {3 s j2005.7.7 检查链接状态...ok ---晶晶情 |
评分
-
1
查看全部评分
-
|